Memory based computation core for nonlinear neural operations

Martin Villemur, Gaspar Tognetti, Pedro Julian

Publikation: Konferenzband/Beitrag in Buch/BerichtKonferenzartikelBegutachtung

Abstract

In this paper we introduce a memory based processor that can produce linear and nonlinear operations. We fabricated an array of 9 cores occupying 1.5mm × 1.5mm in a 130nm technology. Every core has 32 8-bit inputs. The integrated circuit (IC) runs at 85MHz with a power supply of 1.1V and consumes 2.1mW. At this operating point, the IC produces 100 8-bit MOPS and exhibits an efficiency of 21.9 pJ/OP.
OriginalspracheEnglisch
Titel2019 Argentine Conference on Electronics (CAE)
Herausgeber (Verlag)IEEE Computer Society
Seiten98-102
Seitenumfang5
ISBN (Print)978-1-7281-1405-7
DOIs
PublikationsstatusVeröffentlicht - 15 März 2019
Extern publiziertJa
Veranstaltung2019 Argentine Conference on Electronics (CAE) - Mar del Plata, Argentina
Dauer: 14 März 201915 März 2019

Konferenz

Konferenz2019 Argentine Conference on Electronics (CAE)
Zeitraum14/03/1915/03/19

Fingerprint

Untersuchen Sie die Forschungsthemen von „Memory based computation core for nonlinear neural operations“. Zusammen bilden sie einen einzigartigen Fingerprint.

Dieses zitieren